1 |
Logické řízení, logický řídicí systém, základní problémy |
2 |
Teorie automatů - základní problémy a prostředky |
3 |
Logický systém, struktura logického systému |
4 |
Kombinační logický systém |
5 |
Sekvenční logický systém |
6 |
Logická funkce, boolská funkce, logický výraz |
7 |
Boolská algebra, základní axiomy a zákony |
8 |
Formy popisu logické funkce - tabulka, výraz, seznam indexů, mapa, krychle |
9 |
Minimalizace logických výrazů - v mapě, Quine, skupinová |
10 |
Syntéza kombinačních logických obvodů |
11 |
Realizace víceúrovňových logických sítí |
12 |
Symetrické logické funkce - prahová, majoritní |
13 |
Hradlové struktury logických sítí |
14 |
Dekompozice kombinačních logických funkcí - formální (rozklady) a funkční |
15 |
Hazard v kombinačních log. obvodech - funkční, logický, dynamický |
16 |
Konečný automat jako model sekvenčního systému, Moore, Mealy |
17 |
Formy popisu chování automatu - tabulka, graf, matice přechodů |
18 |
Sekvenční zobrazení a interpretace automatem Moore a Mealy |
19 |
Minimalizace množiny vnitřních stavů automatu |
20 |
Režimy činnosti automatu - asynchronní, impulsní, synchronní |
21 |
Fundamentální režim funkce automatu |
22 |
Syntéza sekvenčních logických obvodů - obecný postup |
23 |
Syntéza asynchronních sekvenčních log. obvodů jako kombinační sítě se zpětnou vazbou |
24 |
Minimalizace počtu vnitřních stavů |
25 |
Kódování vnitřních stavů, přímé kódy, multikódy |
26 |
Hazardy v asynchronních sekv. log. obvodech a jejich odstranění |
27 |
Syntéza asynchronních sekvenčních log. obvodů se zvláštním zpožděním |
28 |
Syntéza asynchronních sekvenčních log. obvodů s použitím paměťových členů |
29 |
Syntéza asynchronních sekvenčních log. obvodů s pulzním vstupem |
30 |
Syntéza synchronních sekvenčních log. obvodů |
31 |
Syntéza sekvenčních log. obvodů řízených hodinovým signálem - synchronní, asynchronní |
32 |
Prostředky realizace kombinačních a sekvenčních log.obvodů. Minimální soubor logických funkcí |
33 |
Druhy log. obvodů z hlediska jejich vnitřní struktury (DTL, RTL, TTL) |
34 |
Parametry log. obvodů TTL - varianty N, L, LS, S, dělení podle složitosti (SSI, MSI, LSI, VLSI) |
35 |
Vznik a odstranění rušení v zařízení s obvody TTL |
36 |
Dlouhé vedení a odstranění rušení. Způsoby zajištění větší šumové imunity |
37 |
Obvody třístavové a s otevřeným kolektorem. Vlastnosti a použití |
38 |
Úprava a tvarování vstupních signálů z čidel |
39 |
Úprava výstupních signálů pro výkonovou zátěž. Výstupní členy |
40 |
Kódy a kódování. Kodéry, dekodéry, převodníky kódů. Paritní detektory |
41 |
Použití IO TTL v aritmetických obvodech |
42 |
Logické a aritmetické komparátory čísel |
43 |
Multiplexery a demultiplexery. Použití při realizaci kombinačních log. sítí |
44 |
Syntéza kombinačních log. obvodů s obvody MSI a LSI - MPX, DMPX, paměti |
45 |
Monostabilní klopné obvody s IO TTL, obvody pro tvarování nebo zpoždění pulzu |
46 |
Astabilní klopné obvody, generátory pulzů |
47 |
Pevné a programovatelné děliče frekvence |
48 |
Klopné obvody SR, JK, D, vyrovnávací paměti |
49 |
Čitace, asynchronní, synchronní, paralelní a seriový přenos, vzájemné řazení |
50 |
Posuvné registry |
51 |
Syntéza sekvenčních log. obvodů s obvody MSI a LSI - MPX, DMPX, registry, čitače, paměti |
52 |
Logické obvody CMOS - vlastnosti |
53 |
Realizace logických sítí zákaznickými a polozákaznickými obvody - PLD |
54 |
Programovatelné logické obvody GAL, struktura, vlastnosti |
55 |
Programovatelné logické obvody PLSI, struktura, vlastnosti |
56 |
Programovatelné obvody XILINX, struktura, vlastnosti |
57 |
Technologický proces a jeho konečněautomatový model |
58 |
Algoritmus vývoje technologického objektu, způsoby popisu |
59 |
Identifikace technologického objektu |
60 |
Rekonstrukce stavů technologického objektu |
61 |
Dekompozice technologického objektu |
62 |
Řízení technologického objektu, algoritmus řízení, řídicí automat |
63 |
Direktivní a zpětovazební řízení |
64 |
Vztah algoritmu řízení a vývojového diagramu |
65 |
Seriová a paralelní realizace řídicích automatů |
66 |
Řadič řídicího systému (autonomní, se stavovou informací, s instrukčním registrem) |
67 |
Návrh podmínkového řadiče |
68 |
Mikroprogramový řadič |
69 |
Programovatelné automaty PLC |
70 |
Boolský procesor |
71 |
Vstupní a výstupní strana programovatelného automatu |
72 |
Programování automatů PLC |
73 |
Realizace logických řídicích systémů mikropočítačem |
74 |
Grafcet a jeho použití pro programování PLC |
75 |
Petriho sítě a jejich použití pro programování PLC |